English
Home
各種検索
研究業績検索
論文・著書検索
( 詳細検索 )
特許検索
( 詳細検索 )
研究ハイライト検索
( 詳細検索 )
研究者検索
組織・担当から絞り込む
サポート
よくあるご質問(FAQ)
T2R2登録申請
学位論文登録について
組織単位データ出力について
(学内限定)
サポート・問合せ
T2R2について
T2R2とは?
運用指針
リーフレット
本文ファイルの公開について
関連リンク
東京科学大学
東京科学大学STARサーチ
国立情報学研究所(学術機関リポジトリ構築連携支援事業)
Home
>
ヘルプ
論文・著書情報
タイトル
和文:
FPGA上に実現した可変レイテンシ回路の動作検証
英文:
Behavior Verification of a Variable Latency Circuit on FPGA
著者
和文:
右近祐太,
井上雅文
,
高橋篤司
, 谷口研二.
英文:
Yuuta Ukon,
Masafumi Inoue
,
Atsushi Takahashi
, Kenji Taniguchi.
言語
Japanese
掲載誌/書名
和文:
電子情報通信学会技術研究報告 (VLD2010-142)
英文:
IEICE Technical Report (VLD2010-142)
巻, 号, ページ
Vol. 110 No. 432 pp. 153-158
出版年月
2011年3月4日
出版者
和文:
英文:
会議名称
和文:
VLSI設計技術研究会
英文:
Technical Committee on VLSI Design Technologies
開催地
和文:
英文:
©2007
Institute of Science Tokyo All rights reserved.