Home >

news ヘルプ

論文・著書情報


タイトル
和文: 
英文:A 7GHz Digital PLL with Cascaded Fractional Divider and Pseudo-Differential DTC Achieving -62.1dBc Fractional Spur and 143.7fs Integrated Jitter 
著者
和文: XU Dingxin, LIU Zezheng, KUAI Yifeng, HUANG Hongye, Zhang Yuncheng, Sun Zheng, Liu Bangan, Wang Wenqian, XIONG Yuang, Qiu Junjun, MADANY Waleed Mahmoud Mohamed, ZHANG Yi, Fadila Ashbir Aviat, 白根 篤史, 岡田 健一.  
英文: Dingxin Xu, Zezheng Liu, Yifeng Kuai, Hongye Huang, Yuncheng Zhang, Zheng Sun, Bangan Liu, Wenqian Wang, Yuang Xiong, Junjun Qiu, Waleed Madany, Yi Zhang, Ashbir Aviat Fadila, Atsushi Shirane, Kenichi Okada.  
言語 English 
掲載誌/書名
和文: 
英文: 
巻, 号, ページ        
出版年月 2024年2月 
出版者
和文: 
英文: 
会議名称
和文: 
英文:IEEE International Solid-State Circuits Conference (ISSCC) 
開催地
和文: 
英文:San Francisco 

©2007 Institute of Science Tokyo All rights reserved.