|
谷口和弥 研究業績一覧 (7件)
論文
国際会議発表 (査読有り)
-
Kazuya Taniguchi,
Satoshi Tayu,
Atsushi Takahashi,
Mathieu Molongo,
Makoto Minami,
Katsuya Nishioka.
A Fast Three-layer Bottleneck Channel Track Assignment with Layout Constraints using ILP,
Proc. the 25th Workshop on Synthesis And System Integration of Mixed Information technologies (SASIMI 2024),
pp. 50-55,
Mar. 2024.
公式リンク 公式リンク
-
Kazuya Taniguchi,
Satoshi Tayu,
Atsushi Takahashi,
Yukichi Todoroki,
Makoto Minami.
Bottleneck Channel Routing to Reduce the Area of Analog VLSI,
Proc. the 24th Workshop on Synthesis And System Integration of Mixed Information technologies (SASIMI 2022),
pp. 26-31,
Oct. 2022.
公式リンク 公式リンク
国内会議発表 (査読有り)
国内会議発表 (査読なし・不明)
-
谷口和弥,
田湯 智,
高橋篤司,
モロンゴ マチュー,
南 誠,
西岡克也.
端子上下配置3層ボトルネック配線に対するトラック割当て法の提案,
VLSI設計技術研究会,
電子情報通信学会技術研究報告 (VLD2023-103),
Vol. 123,
No. 390,
pp. 24-29,
Feb. 2024.
-
谷口和弥,
田湯 智,
高橋篤司,
モロンゴ マチュー,
南 誠,
西岡克也.
ボトルネック配線における配線可能性向上のための配線交差を考慮したトラック割当て法,
VLSI設計技術研究会,
電子情報通信学会技術研究報告 (VLD2022-101),
Vol. 122,
No. 402,
pp. 149-154,
Mar. 2023.
-
谷口和弥,
田湯智,
高橋篤司,
轟祐吉,
南誠.
アナログ集積回路面積削減のためのボトルネックチャネル配線の提案,
VLSI設計技術研究会,
電子情報通信学会技術研究報告 (VLD2021-77),
Vol. 121,
No. 412,
pp. 7-12,
Mar. 2022.
[ BibTeX 形式で保存 ]
[ 論文・著書をCSV形式で保存
]
[ 特許をCSV形式で保存
]
|