|
FirdauziAnugerah 2016年 研究業績一覧 (3件 / 5件)
国際会議発表 (査読有り)
-
Zule Xu,
Anugerah Firdauzi,
Masaya Miyahara,
Kenichi Okada,
Akira Matsuzawa.
A 2GHz 3.1mW Type-I Digital Ring-Based PLL,
IEEE European Solid-State Circuits Conference (ESSCIRC),,
Sept. 2016.
-
Anugerah Firdauzi,
Zule Xu,
Masaya Nohara (Miyahara),
Akira Matsuzawa.
A 74.5 dB SNDR 1 MHz Bandwidth 1.17 mW Delta-Sigma Time to Digital Converter Using Charge-Pump and SAR ADC,
IEEE International Symposium on Circuits ans Systems 2016,
May 2016.
国内会議発表 (査読なし・不明)
[ BibTeX 形式で保存 ]
[ 論文・著書をCSV形式で保存
]
[ 特許をCSV形式で保存
]
|