Japanese
Home
Search
Horizontal Search
Publication Search
( Advanced Search )
Patent Search
( Advanced Search )
Research Highlight Search
( Advanced Search )
Researcher Search
Search by Organization
Support
FAQ
T2R2 User Registration
Doctoral thesis registration
Support/Contact
About T2R2
What's T2R2?
Operation Guidance
Leaflets
About file disclosure
Related Links
Tokyo Tech
STAR Search
NII IR Program
Home
>
Help
Publication Information
Title
Japanese:
デジタル自動校正付き注入同期型分周器および線形バラクタを用いた低電圧位相同期回路
English:
A Low Voltage Phase-Locked Loop with Digitally Calibrated Injection Locked Frequency Divider and Linearized Varactor
Author
Japanese:
池田 翔
,
上村 龍也
,
李 尚曄
,
伊藤 浩之
,
石原 昇
,
益 一哉
.
English:
Sho Ikeda
,
Tatsuya Kamimura
,
Sangyeop Lee
,
Hiroyuki Ito
,
Noboru Ishihara
,
Kazuya Masu
.
Language
Japanese
Journal/Book name
Japanese:
English:
Volume, Number, Page
pp. C-12-34
Published date
Sept. 17, 2013
Publisher
Japanese:
English:
Conference name
Japanese:
電子情報通信学会2013ソサイエティ大会
English:
Conference site
Japanese:
福岡県
English:
Official URL
http://www.toyoag.co.jp/ieice/S_top/s_top.html
Abstract
低消費電力なアナログ RF フロントエンドの設計は、近年の LSI 開発において最も注目されている事項の一つである。その 中でも、最も消費電力の大きいブロックの一つである位相同 期回路 (PLL) の低電力化を目指し、0.5 V 動作の、4 分周を行 う注入同期型周波数分周器 (ILFD) および C 級 VCO を用いた PLL を提案した [1, 2]。今回我々は、更なる低電力化および高 機能化を目指し、低電圧下における線形性を改善した VCO お よび ILFD に対するデジタル校正回路を用いた PLL[3] の設計、 試作評価を行い、その有効性を確認したので報告する。
©2007
Tokyo Institute of Technology All rights reserved.