Home >

news ヘルプ

論文・著書情報


タイトル
和文:位相演算型光シリアル・パラレル変換器に関する研究 
英文: 
著者
和文: 矢沢, 清水智, 植之原裕行.  
英文: Go Yazawa, Satoshi Shimizu, Hiroyuki Uenohara.  
言語 Japanese 
掲載誌/書名
和文: 
英文: 
巻, 号, ページ     OPE2009-20    .25-30
出版年月 2009年6月 
出版者
和文: 
英文: 
会議名称
和文: 
英文:電子情報通信学会OPE研究会 
開催地
和文: 
英文:東京 
アブストラクト 近年のインターネットトラフィックの急増に対処するため,高速かつ低消費電力な処理が期待される光パケットスイッチやラベル処理の研究が盛んである.ラベル処理に従来型光シリアル・パラレル変換器(OSPC) を用いると,ラベル数に比例して消費電力が急増する課題がある.我々は消費電力を抑える新たな手法として,位相シフトプリアンブルと遅延干渉計を用いることにより,高速かつ低消費電力な処理が期待される,位相演算型OSPC の動作を提案した.これまで,この新しいOSPC の動作可能性を解析的に,また実験的に検討してきた.解析では遅延干渉計の位相ずれ許容度,導波路損失を考慮したビット拡張性の検討,消光比許容度を見積もった.また,実験では40 Gbit/s において4 bit の動作が達成されたので報告する.

©2007 Tokyo Institute of Technology All rights reserved.