Home >

news ヘルプ

論文・著書情報


タイトル
和文:デジタル自動校正付き注入同期型分周器および線形バラクタを用いた低電圧位相同期回路 
英文:A Low Voltage Phase-Locked Loop with Digitally Calibrated Injection Locked Frequency Divider and Linearized Varactor 
著者
和文: 池田 翔, 上村 龍也, 李 尚曄, 伊藤 浩之, 石原 昇, 益 一哉.  
英文: Sho Ikeda, Tatsuya Kamimura, Sangyeop Lee, Hiroyuki Ito, Noboru Ishihara, Kazuya Masu.  
言語 Japanese 
掲載誌/書名
和文: 
英文: 
巻, 号, ページ         pp. C-12-34
出版年月 2013年9月17日 
出版者
和文: 
英文: 
会議名称
和文:電子情報通信学会2013ソサイエティ大会 
英文: 
開催地
和文:福岡県 
英文: 
公式リンク http://www.toyoag.co.jp/ieice/S_top/s_top.html
 
アブストラクト 低消費電力なアナログ RF フロントエンドの設計は、近年の LSI 開発において最も注目されている事項の一つである。その 中でも、最も消費電力の大きいブロックの一つである位相同 期回路 (PLL) の低電力化を目指し、0.5 V 動作の、4 分周を行 う注入同期型周波数分周器 (ILFD) および C 級 VCO を用いた PLL を提案した [1, 2]。今回我々は、更なる低電力化および高 機能化を目指し、低電圧下における線形性を改善した VCO お よび ILFD に対するデジタル校正回路を用いた PLL[3] の設計、 試作評価を行い、その有効性を確認したので報告する。

©2007 Tokyo Institute of Technology All rights reserved.