|
ChuVan Thiem 2016年 研究業績一覧 (7件 / 36件)
国際会議発表 (査読有り)
-
Takuma Usui,
Thiem Van Chu,
Kenji Kise.
A Cost-effective and Scalable Merge Sorter Tree pm FPGAs,
International Symposium on Computing and Networking (CANDAR'16),
Nov. 2016.
-
Masashi Imai,
Thiem Van Chu,
Kenji Kise,
Tomohiro Yoneda.
The Synchronous vs. Asynchronous NoC Routers: An Apple-to-Apple Comparison between Synchronous and Transition Signaling Asynchronous Designs,,
IEEE/ACM International Symposium on Networks-on-Chip (NOCS 2016),
Sept. 2016.
-
Susumu Mashimo,
Thiem Van Chu,
Kenji Kise.
Cost-Effective and High-Throughput Merge Network Architecture for the Fastest FPGA Sorting Accelerator,
International Symposium on High-Efficient Accelerators ajd Reconfigurable Technologies (Heart 2016),
pp. 7-12,
July 2016.
国内会議発表 (査読なし・不明)
-
齋藤 誠,
眞下 達,
Chu Van Thiem,
吉瀬 謙二.
FPGAを用いたソーティングアクレラレータのためのマージネットワークの改良,
電子情報通信学会研究報告RECONF2016-42,
pp. 13-18,
Nov. 2016.
-
Chu Van Thiem,
吉瀬 謙二.
FPGAを用いたFat TreeベースNoCの高速エミュレーション,
電子情報通信学会研究報告 CPSY2016-24,
pp. 161-166,
Aug. 2016.
-
Thiem Van Chu,
Kenji Kise.
Enabling Fast Thousand-Core Processor Emulation using FPGAs,
情報処理学会第78回全国大会,
Mar. 2016.
-
Robin Kase,
Thiem Van Chu,
Kenji Kise.
Efficient Use Space Scheduler Library for FreeRTOS,
情報処理学会第78回全国大会,
Mar. 2016.
[ BibTeX 形式で保存 ]
[ 論文・著書をCSV形式で保存
]
[ 特許をCSV形式で保存
]
|